FPGAベースのESLツールの開発に助力、Verific HDLコンポーネントソフトウェアはS2Cに愛顧される
May 16, 2007

FPGAベースのESLツールの開発に助力、Verific HDLコンポーネントソフトウェアはS2Cに愛顧される

VerificのHDLコンポーネントソフトウェアを選択、整合して、FPGAプロトタイプソリューションを形成

アメリカカリフォルニア,アラメダ2007年5月16日 - Verific設計自動化会社は今日、S2C社がそのハードウェア記述言語(HDL)コンポーネントソフトウェアを採用するとともに、S2Cの最新のフィールド·プログラマブル·ゲートアレイ(FPGA)ベースのESL(ESL)設計ツールとチップシステム(SoC)プロトタイピング製品に整合していることを発表した。

S2CFPGAベースのESLソリューションは、デザイナーが知的財産権を取得し、FPGAフォーマットのSoCプロトタイプに基づいて、ソフトウェア開発をなるべく早く展開できる。S2Cの製品に、TAI Pod一台(FPGAプロトタイプをUSB2.0インターフェースにてコンピュータに接続するハードウェアモジュール);TAI Player一式(工程を自動にコンパイルして、TAI Podに接続して、デバッグとセキュリティ機能を運行するアプリソフトウェア);TAI Logic Module一台(アップグレードできる高速SoCプロトタイプモジュール)が含まれる。

VerificのHDLコンポーネントソフトウェアは、SystemVerilog、VerilogとVHDL parser、analyzer及びelaboratorなどのソフトウェアで構成する、S2CのTAI Playerに整合され、大規模設計のコンパイル、ダウンロードとデバッグに使われる。S2CはVerificこのコンポーネントソフトウェアのソースコードの使用許可を取得している、また、Verific全面のオンラインサポートとメンテナンスサービスを取得している。
S2CのCTOであるMon-Ren Cheneにより、「VerificはHDLコンポーネントソフトウェアの一流サプライヤーである、Verificのソフトウェアをわれわれの設計工程にシームレスに整合するとこは、われわれが強大で、安定なFPGAベースのESLツールを顧客に提供するキーである。」

「S2Cとの協力パートナー関係は、両方にとって、有効である」,VerificのCOOであるMichiel Ligthartが話した、「S2Cのイノベーション性のSoCプロトタイプソリューションは迅速に注目されている、成功に一部になりまして、とても喜ぶ。」

Verificは6月4日から8日まで、44回設計自動化会議で、アメリカカリフォルニア,サンディエゴのサンディエゴ会議センター#3464館でそのHDLコンポーネントソフトウェアを展示する予定だ。もっと多くの情報は、Verificサイトhttp://www.verific.comにアクセスしてください。或いはVerificマーケーティング副社長Rick Carlsonにお問い合わせください、電話番号:(970) 946-1755,メール:rick@verific.com

S2C社について

S2CはFPGAベースのESL(ESL)と先進的なシステム・オン・チップ(SOC)のプロトタイピングソリューションの開発と供給を取り扱います、嵌込式システムをチップに集成する工程を加速、簡略化できます。S2Cの製品はイノベーションされたTAI IP技術を採用して、デザイナーはFPGAフォーマットのIPをSoCプロトタイピングプラットフォームに便利で、暗号化されたに整合できるとともに、ソフトウェアの開発を加速できます。また、S2Cはいくつかの先進的なIPサプライヤーと協力して、FPGAフォーマットのプラグアンドプレイできる様々な商用IPを提供しています。本部はカリフォルニアサンノゼにあり、上海と北京に事務所を設定しています。                          

Verific Design Automation社について Verific Design Automation社は電子設計自動化(EDA)技術産業の先駆者であるRob Dekkerが1999年設立した会社です。C++ソースコードベースのSystemVerilog,VerilogとVHDLフロントエンド — parsers,analyzersとelaborators – 及び共通ネットリストデータベースEDAのアプリケーションの開発と生産を取り扱います。Verificの技術はすでに多くのソフトウェアに採用されていて、端末ユーザコピーが合計45,000個を超えています。本部住所:1516 Oak Street, Suite 115, Alameda, Calif. 郵便番号:94501,電話番号:(510) 522-1555,ファックス:(510) 522-1553,メール:info@verific.com,ウェブサイト:http://www.verific.com

###

Verific Design Automationは他の組織の商標又は登録商標それぞれの製品とサービスを認めます。

For more  information, contact:                              

Allen Tan, Corporate Marketing Manager for S2C                              

(408) 213-8818, allent@s2cinc.com


Nanette  Collins, Public Relations for  Verific                              

(617)  437-1822, nanette@nvc.com

試作検証プランを入手

どのタイプのチップを設計していますか?
設計に含まれるASICゲートの容量は?
500万~2000万
2,000万~5,000万
5000万~1億
1億~10億
10億以上
どのFPGAを使いたいですか?
ザイリンクス VU440
ザイリンクス KU115
ザイリンクス VU19P
ザイリンクス VU13P
ザイリンクス VU9P
インテル S10-10M
インテル S10-2800
わからない、専門家のアドバイスが必要
どのようなFPGA構成が必要ですか?
シングルFPGA
デュアルFPGA
4 つの FPGA
8つのFPGA
わからない、専門家のアドバイスが必要
どのような周辺機器インターフェースが必要ですか?
プロトタイプ検証プラットフォームはいくつ必要ですか?
以下のツールが必要ですか?
セグメンテーションツール
複数の FPGA デバッグ ツール
コモデリング ツール (FPGA と PC ホスト間で大量のデータをやり取りできます)
当社の製品をいつ使用する必要がありますか?
0~6ヶ月
6-12ヶ月
12ヶ月以上
わからない
その他
参加する
電話番号を入力していただければ、すぐに折り返しご連絡いたします
あなたの電話を入力してください
検証コード

This site uses cookies to collect information about your browsing activities in order to provide you with more relevant content and promotional materials, and help us understand your interests and enhance the site. By continuing to browse this site you agree to the use of cookies. Visit our cookie policy to learn more.