S2Cが FPGA プロトタイピングのデバッグプロセスを簡素化、高速化する 次世代 Prodigy MDM Pro を発表
Apr 12, 2021

より深く、より速く、さらに多用途に:

    • より深いトレース:64GBの波形ストレージを内蔵

    • より高速なサンプリング:最大125MHzのサンプリングレート

    • 最大8個のFPGAを同時にデバッグ可能

    • FPGAコンテンツのダイナミックなリードバック

2021年4月13日 – SoC検証を加速するFPGAベース・プロトタイピング・ソリューションの世界的リーダーであるS2Cは、本日、新たにアップグレードされたProdigy™️ Multi-Debug Module Pro(MDM Pro™️)を発表しました。S2Cの高評価を得ているMulti-Debug Module(MDM™️)は、FPGAプロトタイピングにおけるデバッグ・プロセスを短縮し、より信頼性の高い設計を素早く市場に投入しようとする顧客を支援してきました。S2CのMDMソリューションは、波形データを連続キャプチャし、専用のスタンドアロン・ハードウェアに保存できるため、FPGAのユーザ・メモリを消費する必要がなく、また複数のFPGAを同時にデバッグすることができます。今回発表されたMDM Proは、より深いトレース機能を備え、最大64GBの波形データを保存することができます。また、最大125MHzの高速サンプリングレート、最大8つのFPGAの同時デバッグを可能にする高速バンド幅、内部DFF/BRAM値のリードバックを可能にするダイナミックプロービングやアドバンストリガなどの新機能を備えています。MDM Proは再コンパイルすることなく、2Kのプローブを8つのグループに分けて、1つのFPGAあたり最大16Kのプローブのトレースをサポートしていますが、将来のソフトウェア・アップデートでは、8K×8グループの64Kプローブまで拡張する予定です。

MDM Proは、柔軟性と生産性をさらに高めるために、2つの操作モードを提供しています。従来のCompileモードでは、Player Proのコックピットを使用してデバッグノードとトリガ条件を指定します。新たなIPモードでは、ユーザはDUTデザインにデバッグIPを直接インスタンス化することができ、Player Pro™️のセットアップを回避することができます。

Quad S7-19PおよびQuad 10M Logic System™️のお客様であれば、スタンドアロンの別モジュールを必要とせず、MDM Proが提供するほとんどの機能を利用することができます。組込み型のMDM Proハードウェアは、Quad S7-19PおよびQuad 10M Logicのシステムにあらかじめ組込まれており、4つのFPGAの同時デバッグと32GBの波形ストレージをハードウェアを追加することなく使用できます。

「プロトタイピングの使命は、いかに設計上の問題を効率的かつ効果的に修正し、バグを最小限に抑え、デザインを即座に市場に投入できるかにつきます。」と、S2CのVP of Marketing & Salesを務めるYing J. Chen氏は述べています。「FPGAベンダが提供する従来のデバッギングツールは、FPGAプロトタイピングには不十分です。これらのツールは、一度に1つのFPGAをデバッグすることに限定され、トレースの深さも非常に制限されており、貴重なFPGAのユーザメモリやロジックリソースを消費します。また、一度にデバッグできるFPGAが1つに限られるため、他のFPGAでエラーが発生しやすくなります。機能豊富なMDM Proを導入することで、お客様にさらなる生産性を提供できることを嬉しく思います。」

供給時期

MDM Proは、2021年7月の出荷を予定しており、現在予約を受け付けています。詳細については、お近くのS2C販売代理店にお問い合わせいただくか、www.s2ceda.comにアクセスしてください。

S2Cについて

S2Cは今日の革新的なデザインに向けたFPGAプロトタイピングの世界的リーダーです。2003年の設立以来、多くのラピッドSoCプロトタイピング・ソリューションを提供しています。500以上の顧客に3,000以上のシステムの導入実績を誇っており、優秀なエンジニア・チームと顧客重視を主義とする営業チームは、ユーザのSoC開発におけるニーザウを十分に把握しています。S2Cは販売拠点および代理店を米国、欧州、イスラエル、中国、韓国、日本、台湾に設けています。

S2C、S2Cロゴ、Prodigy、MDM、MDM Pro、Logic System、Logic MatrixはS2Cの商標または登録商標です。その他の商標は、それぞれの所有者に帰属します。

メディアのお問合わせ先

Amy Gong

Marcom Specialist

Email: marketing@s2ceda.com

試作検証プランを入手

どのタイプのチップを設計していますか?
設計に含まれるASICゲートの容量は?
500万~2000万
2,000万~5,000万
5000万~1億
1億~10億
10億以上
どのFPGAを使いたいですか?
ザイリンクス VU440
ザイリンクス KU115
ザイリンクス VU19P
ザイリンクス VU13P
ザイリンクス VU9P
インテル S10-10M
インテル S10-2800
わからない、専門家のアドバイスが必要
どのようなFPGA構成が必要ですか?
シングルFPGA
デュアルFPGA
4 つの FPGA
8つのFPGA
わからない、専門家のアドバイスが必要
どのような周辺機器インターフェースが必要ですか?
プロトタイプ検証プラットフォームはいくつ必要ですか?
以下のツールが必要ですか?
セグメンテーションツール
複数の FPGA デバッグ ツール
コモデリング ツール (FPGA と PC ホスト間で大量のデータをやり取りできます)
当社の製品をいつ使用する必要がありますか?
0~6ヶ月
6-12ヶ月
12ヶ月以上
わからない
その他
参加する
電話番号を入力していただければ、すぐに折り返しご連絡いたします
あなたの電話を入力してください
検証コード

This site uses cookies to collect information about your browsing activities in order to provide you with more relevant content and promotional materials, and help us understand your interests and enhance the site. By continuing to browse this site you agree to the use of cookies. Visit our cookie policy to learn more.