FPGAプロトタイピングのS2Cがデザインのインプリメント環境を大幅強化 | EDA EXPRESS
Jun 06, 2016

FPGAプロトタイピングのS2Cがデザインのインプリメント環境を大幅強化

2016年6月6日、FPGAベースのプロトタイピング・システムを手掛けるS2Cは、同社の提供するソフトウェア環境「Prodigy™ Player Pro」のバージョンアップを発表した。

プレスリリース文

発表によると最新の「Prodigy™ Player Pro 6.3」では、デザインをプロトタイピング・システムにインプリメントするためのパーティショニング機能が大幅に強化された。

パーティショニング機能として強化されたのは、従来から「Prodigy™ Player Pro」に備えられていた複数ボードにまたがるデザインのパーティショニング機能で、まずターゲット・デバイスとしてXilinxの「UltraScale FPGA(VirtexおよびKintex)」がサポートされた。S2Cの環境ではこれらは最新のデバイスを最大1.6GHz LVDSでピン・マルチプレキシング可能。また、ボード間のケーブル・コネクタを柔軟に選択する事が可能となったほか、パーティショニング後にケーブル設定を行い、性能に対する影響を確認する機能が新たに用意された。更に、同じFPGAファミリであればFPGAの搭載数に関わらずクァッド、デュアル、シングルと各種ボードを混合で使用しデザインをパーティショニングできるようになった。

S2Cはこの他にもパーティショニングの処理そのものを高速化したり、パーティショニングの品質を向上させる機能強化、機能追加を複数実施しており、FPGAプロトタイピングにおける工数削減を実現している。

なお、S2Cは「Prodigy™ Player Pro 6.3」におけるデバッグ機能についても予告的な発表をしており、今年の夏を目処に「マルチFPGAデバッグ」機能をサポートする予定との事。同機能は新製品としてリリースされる予定の「Prodigy Multi-Debug Module」と「Prodigy™ Player Pro」の連携によって実現されるもので、複数のFPGAボードを同時にデバッグすることができるという。

※S2Cジャパン株式会社

= EDA EXPRESS 菰田 浩 =

試作検証プランを入手

どのタイプのチップを設計していますか?
設計に含まれるASICゲートの容量は?
500万~2000万
2,000万~5,000万
5000万~1億
1億~10億
10億以上
どのFPGAを使いたいですか?
ザイリンクス VU440
ザイリンクス KU115
ザイリンクス VU19P
ザイリンクス VU13P
ザイリンクス VU9P
インテル S10-10M
インテル S10-2800
わからない、専門家のアドバイスが必要
どのようなFPGA構成が必要ですか?
シングルFPGA
デュアルFPGA
4 つの FPGA
8つのFPGA
わからない、専門家のアドバイスが必要
どのような周辺機器インターフェースが必要ですか?
プロトタイプ検証プラットフォームはいくつ必要ですか?
以下のツールが必要ですか?
セグメンテーションツール
複数の FPGA デバッグ ツール
コモデリング ツール (FPGA と PC ホスト間で大量のデータをやり取りできます)
当社の製品をいつ使用する必要がありますか?
0~6ヶ月
6-12ヶ月
12ヶ月以上
わからない
その他
参加する
電話番号を入力していただければ、すぐに折り返しご連絡いたします
あなたの電話を入力してください
検証コード

This site uses cookies to collect information about your browsing activities in order to provide you with more relevant content and promotional materials, and help us understand your interests and enhance the site. By continuing to browse this site you agree to the use of cookies. Visit our cookie policy to learn more.