ハードウェア検証

課題

デザインの複雑さと市場投入時間の短期化が設計、検証コストを高騰させていることは周知の事実です。シミュレーションやエミュレーションは役立つものの、時間がかかり、ひいてはコストもかかります。さらに、シミュレーションやエミュレーションはどちらも重要なコーナーケース・バグに直面した際に壁に突き当たる可能性があります。FPGAプロトタイピングのようなハードウェア・プラットフォームは、より低コストかつ高速でありながら、即座にシステム・デザインをテストし、正確にデザイン動作の評価を行うことができます。けれども、複数のFPGAに対する複雑なデザインのコンパイルは依然として時間がかかり、複数のFPGAでデザインのデバッギングは困難です。

革新技術

S2C Prodigy Prototypingテクノロジを使用することで、FPGAプロトタイピングの低コスト化/高速化が可能です。S2Cの最先端パーティショニング・ソフトウェアはLVDSピン・マルチプレキシング・スキームを採用しており、迅速にデザインをFPGAにマッピングします。

デバッギングは大規模デザインの検証の重要要素であり、FPGAプロトタイピングにおけるデバッグ・テクノロジの進歩は、複数のFPGAに分割されたデザインのデバッギングにおける不安を軽減してきました。S2C Prodigyデバッグ・テクノロジは、複数のFPGAの可視性を実現すると同時に、重大なデバッグ・エラーを削減し、デバッグ時間を劇的に短縮します。さらに、外付けメモリを利用することにより、S2Cのソリューションはデバッグ機能を強化し、詳細なデザイン・デバッグが可能になり、非常に検出しにくいバグを検出することができます。

S2C Prodigyプロトタイピング・ソリューション

下記に挙げるProdigy Prototypingハードウェア/ソフトウェア・ソリューションを使用することにより、徹底的かつ完全なハードウェア検証を行うことが可能です。

試作検証プランを入手

どのタイプのチップを設計していますか?
設計に含まれるASICゲートの容量は?
500万~2000万
2,000万~5,000万
5000万~1億
1億~10億
10億以上
どのFPGAを使いたいですか?
ザイリンクス VU440
ザイリンクス KU115
ザイリンクス VU19P
ザイリンクス VU13P
ザイリンクス VU9P
アドバンスト・マイクロ・デバイセズ VP1802
アドバンスト・マイクロ・デバイセズ VP1902
インテル S10-10M
インテル S10-2800
わからない、専門家のアドバイスが必要
どのようなFPGA構成が必要ですか?
シングルFPGA
デュアルFPGA
4 つの FPGA
8つのFPGA
わからない、専門家のアドバイスが必要
どのような周辺機器インターフェースが必要ですか?
プロトタイプ検証プラットフォームはいくつ必要ですか?
以下のツールが必要ですか?
セグメンテーションツール
複数の FPGA デバッグ ツール
コモデリング ツール (FPGA と PC ホスト間で大量のデータをやり取りできます)
当社の製品をいつ使用する必要がありますか?
0~6ヶ月
6-12ヶ月
12ヶ月以上
わからない
その他
参加する
電話番号を入力していただければ、すぐに折り返しご連絡いたします
あなたの電話を入力してください
検証コード

This site uses cookies to collect information about your browsing activities in order to provide you with more relevant content and promotional materials, and help us understand your interests and enhance the site. By continuing to browse this site you agree to the use of cookies. Visit our cookie policy to learn more.